• <noframes id="6fok0"><bdo id="6fok0"><listing id="6fok0"></listing></bdo>
    <ruby id="6fok0"></ruby>

    <progress id="6fok0"></progress>
  • <progress id="6fok0"></progress>
    <ruby id="6fok0"><table id="6fok0"></table></ruby>
  • <progress id="6fok0"><u id="6fok0"><form id="6fok0"></form></u></progress>

    24小時(shí)聯(lián)系電話(huà):18217114652、13661815404

    中文

    您當前的位置:
    首頁(yè)>
    電子資訊>
    行業(yè)資訊>
    怎樣在pcb中手動(dòng)布線(xiàn)...

    行業(yè)資訊

    怎樣在pcb中手動(dòng)布線(xiàn)?


    除了元器件的選擇和電路設計外,良好的PCB 布線(xiàn)在電磁兼容性中也是一個(gè)十分重要的因素。

    由于PCB是系統的固有成分,在PCB 布線(xiàn)中增強電磁兼容性不會(huì )給產(chǎn)品的最終完成帶來(lái)任何附加費用。一、地線(xiàn)與電源線(xiàn)的布線(xiàn) 在PCB的布線(xiàn)工作中,地線(xiàn)與電源線(xiàn)的布置對于整個(gè)PCB設計的成功起著(zhù)至關(guān)重要的作用。鑒于其重要性,地線(xiàn)和電源線(xiàn)的布線(xiàn)工作一般安排在其他線(xiàn)路布線(xiàn)之前完成,當然,如果在布線(xiàn)過(guò)程中有預見(jiàn)性的預留地線(xiàn)與電源線(xiàn)的空間,將地線(xiàn)與電源線(xiàn)的布線(xiàn)工作留待最后進(jìn)行也是一個(gè)不錯的選擇。1、電源線(xiàn)、地線(xiàn)以及其他線(xiàn)路對高頻信號應保持低阻抗。在頻率很高的情況下,電源線(xiàn)、地線(xiàn)以及其他線(xiàn)路都會(huì )成為接收與發(fā)射騷擾的小天線(xiàn)。降低這種騷擾的方法除了加濾波電容外,更值得重視的是減小電源線(xiàn)、地線(xiàn)以及其他線(xiàn)路本身的高頻阻抗。因此,各種PCB線(xiàn)路要短而粗,同時(shí)線(xiàn)條要均勻。2、單面板和雙面板用單點(diǎn)接電源和單點(diǎn)接地,如果布局允許,電源線(xiàn)和地線(xiàn)最好采用井字形網(wǎng)狀布線(xiàn)結構,具體做法是PCB的一面橫向布線(xiàn),另一面縱向布線(xiàn),然后在交叉孔處用金屬化孔相連。3、對A/D類(lèi)器件,數字部分與模擬部分地線(xiàn)寧可統一也不要交叉。4、當電路需要不止一個(gè)電源供給時(shí),需要采用接地將每個(gè)電源分離開(kāi)。但是在單層PCB 中多點(diǎn)接地是不可能的,一種解決方法是把從一個(gè)電源中引出的電源線(xiàn)和地線(xiàn)同其他的電源線(xiàn)和地線(xiàn)分隔開(kāi),這同樣有助于避免電源之間的噪聲藕合。二、重要線(xiàn)路的布線(xiàn) 重要線(xiàn)路包括時(shí)鐘、復位以及弱信號線(xiàn)等 1、用地線(xiàn)將時(shí)鐘區圈起來(lái),時(shí)鐘線(xiàn)盡量短;石英晶體振蕩器外殼要接地;石英晶體下面以及對噪聲敏感的器件下面不要走線(xiàn)。2、時(shí)鐘、總線(xiàn)、片選信號要遠離 I/0 線(xiàn)和接插件,時(shí)鐘發(fā)生器盡量靠近到用該時(shí)鐘的器件。3、時(shí)鐘信號線(xiàn)最容易產(chǎn)生電磁輻射干擾,走線(xiàn)時(shí)應與地線(xiàn)回路相靠近,時(shí)鐘線(xiàn)垂直于I/0線(xiàn)比平行I/O線(xiàn)干擾小。4、弱信號電路,低頻電路周?chē)灰纬呻娏鳝h(huán)路。5、模擬電壓輸入線(xiàn)、參考電壓端一定要盡量遠離數字電路信號線(xiàn),特別是時(shí)鐘。三、PCB 布線(xiàn)的通用規則 在進(jìn)行PCB布線(xiàn)的過(guò)程中,設計人員需要遵循一些通用規則,這樣才能夠完成一個(gè)好的PCB布線(xiàn)。通常,PCB布線(xiàn)的通用規則如下: 1、由于瞬變電流在線(xiàn)路上所產(chǎn)生的沖擊干擾主要是由線(xiàn)路的電感造成的,因此應盡量減小線(xiàn)路的電感。線(xiàn)路的電感與其長(cháng)度成正比,與其寬度成反比,因而短而寬的線(xiàn)路對抑制干擾是有利的。關(guān)鍵的信號線(xiàn)要盡量粗,并在兩邊加上保護地,高速線(xiàn)要短而直,導線(xiàn)的寬度不要突變。2、任何信號都不要形成環(huán)路,如不可避免,要讓環(huán)路區盡量小。3、PCB盡量使用45o折線(xiàn)而不要采用90o折線(xiàn)布線(xiàn),這樣可以減小高頻信號對外的發(fā)射與耦合。4、一般采用平行的走線(xiàn)可以減少導線(xiàn)電感,但導線(xiàn)之間的互感和分布電容會(huì )增加。為了抑制PCB線(xiàn)路之間的串擾,在設計布線(xiàn)時(shí)應盡量避免長(cháng)距離的平行走線(xiàn),盡可能拉開(kāi)線(xiàn)與線(xiàn)之間的距離,信號線(xiàn)與地線(xiàn)及電源線(xiàn)盡可能不交叉。在一些對干擾十分敏感的信號線(xiàn)之間設置一根接地的線(xiàn)路,可以有效地抑制串擾。5、布線(xiàn)盡可能把具有同一輸出電流,而方向相反的信號利用平行布局方式來(lái)消除相應的磁場(chǎng)干擾。6、發(fā)熱元件周?chē)虼箅娏魍ㄟ^(guò)的引線(xiàn)應盡量避免使用大面積銅箔,否則,長(cháng)時(shí)間受熱時(shí),易發(fā)生銅箔膨脹和脫落現象。必須用大面積銅箔時(shí),最好用柵格狀,這樣有利于銅箔與基板間粘合劑受熱產(chǎn)生揮發(fā)性氣體的排出。7、焊盤(pán)中心孔的直徑要比器件引線(xiàn)直徑稍大一些。焊盤(pán)太大易形成虛焊。8、在 PCB 中,沒(méi)有用到的區域最好由一個(gè)大的接地面來(lái)覆蓋的,以此提供屏蔽和增 加去耦能力。

    請輸入搜索關(guān)鍵字

    確定
    色鲁99热99re超碰精品_91精品一区二区三区无码吞精_亚洲国产欧洲综合997久久_一级a性色生活片久久无
  • <noframes id="6fok0"><bdo id="6fok0"><listing id="6fok0"></listing></bdo>
    <ruby id="6fok0"></ruby>

    <progress id="6fok0"></progress>
  • <progress id="6fok0"></progress>
    <ruby id="6fok0"><table id="6fok0"></table></ruby>
  • <progress id="6fok0"><u id="6fok0"><form id="6fok0"></form></u></progress>