24小時(shí)聯(lián)系電話(huà):18217114652、13661815404
中文
行業(yè)資訊
集成電路設計原理圖僅是第一步
完成原理圖的方法相同,特別是集成電路設計的系統原理圖僅僅是集成電路設計的第一步。誤區是要在完成繪制所有電路圖后慶祝其完成,但是你真的完成了嗎?在可以說(shuō)已經(jīng)引入了原理圖之前,可能仍然需要完成許多小細節。
首先完成系統原理圖的所有單獨設計
系統級原理圖由每個(gè)系統電路板的單獨原理圖組成。在系統級完成集成電路設計之前,你需要確保首先完成每個(gè)單獨的設計。因此,讓我們回顧一下完成板級原理圖所需的時(shí)間:
1、完成設計:要做的第一件事是確保你已經(jīng)創(chuàng )建了此集成電路設計所需的所有電路。這看起來(lái)似乎過(guò)于簡(jiǎn)化了,但是你可能會(huì )驚訝于有多少集成電路設計經(jīng)過(guò)布局而電路的重要部分丟失了。此時(shí),進(jìn)行完整的設計審查對確保所有電路都包括在內并且已經(jīng)通過(guò)電路仿真進(jìn)行了驗證非常有幫助。
2、標簽:確保所有必需的網(wǎng)和網(wǎng)組均已根據集成電路設計標準進(jìn)行了命名和標記,可見(jiàn)并進(jìn)行了排列。你還需要確保所有組件的參考標記都經(jīng)過(guò)縮放和旋轉,以便于閱讀。
3、公司數據:你是否在標題欄中包含了所有必要的標題,名稱(chēng),日期,部件號,版權信息和公司徽標?原理圖的所有頁(yè)面均已正確編號和命名嗎?
4、原理圖清理:你是否已清理原理圖,以免網(wǎng)絡(luò )混亂,組件不擁擠?你還將需要尋找漂移程度超出其要求的電線(xiàn),或者尋找其他方法來(lái)簡(jiǎn)化電路的外觀(guān)。請記住,這里的目標是提出一個(gè)可用的,可讀的文檔。
5、最終同步:確保在布局和原理圖之間運行最終同步。通常這都無(wú)法完成,并且電路板布局最終與原理圖中的零件和網(wǎng)表不匹配。
6、最終檢查:你是否已經(jīng)運行了DRC的最后時(shí)間?檢查集成電路設計是否存在電氣和物理違規情況。如果你的同步發(fā)生了任何變化,或者清理無(wú)意中導致了電路問(wèn)題,那么你將需要確保在發(fā)布最終原理圖之前已檢查并糾正了這些問(wèn)題。
一旦可以確定地說(shuō)所有單個(gè)系統原理圖都已完成,你就可以繼續在系統級別上做同樣的事情了。
完成PCB系統原理圖是完成集成電路設計的一部分
按照相同的檢查流程完成系統原理圖
系統級原理圖與單個(gè)原理圖實(shí)質(zhì)上是相同的實(shí)體,不同之處在于它具有代表單個(gè)系統設計的塊而不是組件或分層原理圖圖紙。由于各個(gè)設計通常由其他設計團隊成員進(jìn)行,因此從系統角度管理整個(gè)項目很重要。這樣可以確保每個(gè)設計都經(jīng)過(guò)相同的設計和檢查步驟,從而使流程中沒(méi)有任何遺漏。
現在已經(jīng)完成了系統的所有單個(gè)設計,你將準備對主系統級原理圖進(jìn)行相同的操作。為此,你將執行與單個(gè)設計基本相同的檢查過(guò)程,但有一些細微差別:
1、集成電路設計完成:你是否已將所有集成電路設計都包括在系統原理圖中,并且所有這些設計是否都已完成?
2、系統標簽:不同的單個(gè)設計是否標記有名稱(chēng)和零件編號以及設計互連的連接名稱(chēng)?
3、公司數據:你的系統設計中是否包含所有必要的標題,名稱(chēng),日期,部件號,版權信息和公司徽標?
4、系統原理圖清理:集成電路設計是否整潔有序,以便他人使用和閱讀?請記住,在系統級別,你可以添加圖形對象,例如箭頭或文本,以幫助識別特定的電路流程和零件編號。
5、最終檢查:你是否維護了正確的系統連接性并創(chuàng )建了連接性報告?
至此,你已經(jīng)通過(guò)必要的步驟介紹了系統級原理圖,以便最終確定并完成該原理圖。完成并最終確定各個(gè)PCB布局后,你就可以準備構建板來(lái)測試和調試整個(gè)系統了。
系統原理圖的每個(gè)單獨設計都需要在主原理圖之前完成