24小時(shí)聯(lián)系電話(huà):18217114652、13661815404
中文
行業(yè)資訊
數字電路中常見(jiàn)的觸發(fā)器類(lèi)型
數字時(shí)序??電路中 通常使用三種類(lèi)型的觸發(fā)器 :電平觸發(fā)器,脈沖觸發(fā)器和邊沿觸發(fā)器?,F在讓我向您介紹這三個(gè)觸發(fā)因素。
脈沖觸發(fā)
如上圖所示,脈沖觸發(fā)器由兩個(gè)相同的電平觸發(fā)的SR觸發(fā)器組成,其中左SR觸發(fā)器成為主觸發(fā)器,右手側稱(chēng)為從觸發(fā)器。 該??電路也稱(chēng)為Master-Slave SR觸發(fā)器?。脈沖觸發(fā)的觸發(fā)方式分為兩步:第一步是當CLK = 1時(shí),主觸發(fā)接收輸入端的信號,并設置為對應狀態(tài),從觸發(fā)不動(dòng)。第二步是當CLK的下降沿到來(lái)時(shí),根據主觸發(fā)器的狀態(tài)將觸發(fā)器翻轉。因此,Q和Q'的輸出狀態(tài)變化發(fā)生在CLK的下降沿。
電平觸發(fā)
如上圖所示,電平觸發(fā)的邏輯結構圖和圖形符號圖僅在CLK為高電平時(shí)才可以接受輸入信號,并根據輸入信號將觸發(fā)輸出設置為對應的輸出。它由一個(gè)SR觸發(fā)器和兩個(gè)NAND門(mén)組成,也稱(chēng)為同步SR觸發(fā)器。
邊沿觸發(fā)
如上圖所示,主要在COMOS集成電路中使用的邊沿觸發(fā)電路結構實(shí)際上是由兩個(gè)CMOS傳輸門(mén)組成的電平觸發(fā)D型觸發(fā)器。
當CLK = 0時(shí),TG1打開(kāi)TG2,TG3關(guān)閉TG4。
當CLK = 1時(shí),TG1關(guān)閉TG2,TG3打開(kāi)TG4。
邊沿觸發(fā)器?的次級狀態(tài) 僅取決于時(shí)鐘信號的上升沿? 或下降沿到來(lái)時(shí)輸入的邏輯狀態(tài),并且輸入信號在此之前或之后的變化不會(huì )影響輸出狀態(tài)觸發(fā)器的
根據邏輯功能的不同特性,時(shí)鐘控制的觸發(fā)器通??梢苑譃?/span>SR觸發(fā)器,JK觸發(fā)器,T觸發(fā)器和D觸發(fā)器。觸發(fā)器是數字設計中必不可少的時(shí)序邏輯單元, 它使電路具有??存儲功能?。順序邏輯電路和組合邏輯電路的結合使數字電路成為無(wú)限可能!