24小時(shí)聯(lián)系電話(huà):18217114652、13661815404
中文
- 您當前的位置:
- 首頁(yè)>
- 電子資訊>
- 技術(shù)專(zhuān)題>
- 高速電路設計抗干擾技...
技術(shù)專(zhuān)題
高速電路設計抗干擾技術(shù)
隨著(zhù)5G時(shí)代的到來(lái),高速電路設計的需求增長(cháng)很大?,F在高速電路中,阻抗干擾的問(wèn)題需要慎重對待,下面介紹高速電路設計時(shí)的抗干擾技術(shù)。
一、抑制干擾源措施
高速電路設計時(shí),在電路板上的每個(gè)集成電路都并聯(lián)一個(gè)0.01-0.1 uF的電容,以減小集成電路對電源的影響,要注意高速電容的布線(xiàn)應靠近電源端并盡量粗短;在布線(xiàn)時(shí)要避免90度折線(xiàn),減小高速噪聲發(fā)射,在三極管的兩段并接RC抑制電路,以降低三極管產(chǎn)生的噪聲;對于MCU I/O口可以采用光耦合、磁電耦合、繼電器隔離等措施;電路板的機殼要接地,以解決人身安全和防外界電磁場(chǎng)干擾。對于繼電器必須要增加續流二極管以消除斷開(kāi)時(shí)產(chǎn)生的反電動(dòng)勢的干擾;
二、電源與地線(xiàn)的抗干擾技術(shù)
高速電路設計中采用多點(diǎn)接地,交流地與信號地不要共用,以避免信號地與電路板外殼之間形成電路上的閉環(huán)回路。采用低通濾波器可以濾掉高速電路中的高次諧波,同時(shí)濾波器的輸入與輸出端走線(xiàn)要相互隔開(kāi);輸入電源布線(xiàn)與強電線(xiàn)分開(kāi),也可以采用隔離變壓器。
三、硬件看門(mén)狗抗干擾技術(shù)
在一些高速電路設計中,可以嘗試會(huì )采用專(zhuān)有的集成復位電路,當高速電路因干擾問(wèn)題而導致電路故障時(shí),專(zhuān)有的集成復位電路可以發(fā)出復位信號,以確保高速電路的運行正常。
四、通訊線(xiàn)布線(xiàn)的抗干擾技術(shù)
在高速電路設計抗干擾技術(shù)中我們一般主要采用光電隔離方法,這種方法能有效防止干擾從外界進(jìn)入高速電路系統中。同時(shí)能有效抑制尖峰脈沖以及各種噪聲的干擾,從而提高了通信線(xiàn)路的信噪比。采用雙絞線(xiàn)進(jìn)行信號傳輸,可以抗共模的噪聲,因為波阻抗高。最后利用長(cháng)走線(xiàn)通訊阻抗匹配方法也可以抑制電路中的干擾。
五、軟件程序抗干擾技術(shù)
在一些嵌入式高速電路中,有的單純硬件方法不能徹底解決高速電路設計中的干擾問(wèn)題??蓢L試使用軟件程序的方法進(jìn)行抗干擾。
總之,高速電路設計抗干擾技術(shù)有很多,這里值介紹這么多,如果你有其它好的技術(shù)方法,歡迎交流。上海韜放電子提供專(zhuān)業(yè)的集成電路設計服務(wù),如果您有這方面的需求,請與我們聯(lián)系。